자일링스(www.xilinx.com)는 DDR2 SDRAM 인터페이스를 지원하는 스파르탄-3A(Spartan-3A) FPGA 개발 키트를 비롯해 멀티플 고성능 메모리 인터페이스(I/F)용 버텍스-5(Virtex-5) FPGA 개발 플랫폼(ML-561), 그리고 MIG(Memory Interface Generator) 소프트웨어 1.7버전을 출시하였다. 이 솔루션은 디바이스 특성화, 데이터 캡처 회로, 메모리 컨트롤러 등을 포함하고 있으며, 메모리 디바이스를 이용한 하드웨어에서 검증된 제품이다.자일링스의 메모리 인터페이스 90nm 스파르탄-3A와 65nm 버텍스-5 FPGA를 이용해 개발되었으며, 현재 공급 중인 다른 FPGA 기반 솔루션에 비해 최대 2배의 버스 폭을 지원한다. I/O에 최적화된 스파르탄-3A FPGA 제품군을 사용하면 메모리 인터페이스를 신속하게 구현할 수 있으며, 75ps 캘리브레이션 회로를 통합하고 있는 버텍스-5 FPGA 는메모리와 연결이 가능한 유연한 I/O와 최대 대역폭을 제공하는 광범위한 메모리 인터페이스를 안정적으로 구동할 수 있도록 크로스토크를 최소화하는 혁신적인 패키징을 제공한다.-3A FPGA 개발 키트DDR2 SDRAM 인터페이스를 위한 스파르탄-3A FPGA 개발 키트는 1시간 이내에 설계자들이 DDR2 SDRAM 인터페이스를 구축하고 동작시킬 수 있다. 이 개발 키트는 저가격 디자인을 위해 필요한 모든 부품들을 비롯해 다음과 같은 사항들을 포함하고 있다:* 스파르탄-3A(XC3S700A-FG484) FPGA와 32Mx16 DDR2 SDRAM 디바이스를 갖춘 스파르탄-3A 스타터 키트 보드* 레퍼런스 디자인은 가장 낮은 속도 등급의 스파르탄-3A FPGA(스파르탄-3A FPGA 제품군은 현재 공급되고 있는 333Mbps를 비롯해 향후 400Mbps를 지원할 예정이다)를 통해 267Mbps DDR2 SDRAM 동작이 가능하다.* 자일링스 ChipScope Pro 인써킷 로직 분석기를 이용한 데모 파일을 통해 사용자들은 데이터 전송 및 컨트롤 시그널을 검증할 수 있다* 범용의 병렬 및 직렬 인터페이스와 커넥터* ISE™ 설계 소프트웨어 및 ChipScope Pro 분석기를 포함한 평가 디스크* USB FPGA 다운로드 케이블* 한국어, 영어, 일본어, 중국어 본체 및 간체로 지원되는 퀵스타트 가이드멀티플 메모리 I/F를 지원하는 고성능 버텍스-5 FPGA 개발 보드버텍스-5 FPGA 기반 개발 플랫폼(ML561)은 심층적인 ChipScope Pro 데모 파일을 이용해 멀티플 고성능 메모리 인터페이스와 하드웨어 검증이 완료된 레퍼런스 디자인을 제공하며, 이를 통해 최대 대역폭의 메모리 I/F 구현 및 검증이 가능하다:* 144bit I/F로 667Mbps DDR2 SDRAM 레지스터 DIMM 구현* 400Mbps DDR SDRAM* 300MHz QDR II SRAM 72bit I/F* 333MHz RLDRAM II 36bit I/F설계 유연성 및 사용 편의성을 제공하는 MIG(Memory Interface Generator)무료로 제공되는 MIG는 사용자 친화적인 파라미터를 제공하며, 자일링스 FPGA와 DDR/DDR2 SDRAM, QDR II SDRAM 및 RLDRAM II 메모리와 인터페이스를 하기 위한 암호화되지 않은 RTL 코드를 만들 수 있다.
이 기사를 공유합니다
저작권자 © 테크월드뉴스 무단전재 및 재배포 금지