MIPS Technologies는 32비트 임베디드 프로세서용 마이크로아키텍처 ‘MIPS32™ 24K’를 발표했다.MIPS32™ 24K는 8단계 파이프라인 구조로, 0.13마이크론 CMOS 공정에서 제조했을 경우 동작 주파수는 400MHz∼550MHz이며, 처리 능력은 1.05 Dhrystone MIPS/MHz이다. 공급 형태는 합성 가능한 소프트 매크로(synthesizable soft macro)이다.이 마이크로아키텍처의 데이터 버스 폭은 64비트. 메모리 서브시스템은 out-of-order형으로, 논블록킹(non-blocking) 기능에 대응하고 있다. MMU(memory management unit)는 TLB(translation look-aside buffer) 방식 또는 고정 맵(fixed mapping). 32비트 명령을 16비트에 인코드해서 메모리량을 절감하는 ‘MIPS16e’에 대응하고 있다.온칩 버스의 프로토콜은 OCP-International Partnership(OCP-IP)이 표준화를 진행하고 있는 OCP(Open Core Protocol)를 지원한다. 이는 패킷 통신 방식을 취하는 시스템온칩(SoC)을 위한 패스 프로토콜이다. 다이 사이즈는 0.13마이크론 공정에서 제조했을 경우, 3mm2이다.MIPS32™ 24K 마이크로아키텍처는 사용자의 독자 명령을 추가할 수 있는 구조로, 확장 기능이 있다(CorExtend™). 또한 부동소수점 연산용 파이프라인을 추가할 수 있다. 멀티프로세서 구성에 의한 이용도 가능하다.MIPS Technologies는 오는 11월에 MIPS32 24K를 채용한 CPU 코어를 발표할 계획이다. 코어 라이선스는 특정 유저에겐 오는 12월부터, 일반 유저에겐 2004년 3월부터 가능하다.
회원가입 후 이용바랍니다.
개의 댓글
0 / 400
댓글 정렬
BEST댓글
BEST 댓글 답글과 추천수를 합산하여 자동으로 노출됩니다.
댓글삭제
삭제한 댓글은 다시 복구할 수 없습니다.
그래도 삭제하시겠습니까?
댓글수정
댓글 수정은 작성 후 1분내에만 가능합니다.
/ 400
내 댓글 모음
저작권자 © 테크월드뉴스 무단전재 및 재배포 금지