HMC7044, FPGA 동작 위한 JESD204B 직렬 인터페이스 표준 지원

신호 처리 어플리케이션용 고성능 반도체 분야 기업 아나로그디바이스에서 고성능 클럭 지터 클리너 HMC7044를 출시했다.

이번 신제품은 기지국 또는 중계기와 같은 이동통신 시스템 설계 시 고속 데이터 컨버터 (ADC/DAC)와 FPGA(field-programmable gate array) 사이의JESD204B 직렬 인터페이스 표준을 지원하도록 설계됐다. JESD204B 인터페이스는 고속 데이터 인터페이스를 필요로 하는 시스템을 위해서 특별히 고안됐다. 3.2GHz의 HMC7044 클럭 지터 클리너에는 JESD204B 인터페이스 표준이 지닌 고유한 성능을 지원하고 향상시키기 위한 기능이 포함됐다.

▲ ADI 클럭 지터 클리너 HMC7044

HMC7044는 50fs의 극도로 낮은 지터 성능을 구현해 고속 데이터 컨버터의 SNR(signal-to-noise ratio) 성능과 동적 범위를 향상시킬 뿐만 아니라 저잡음의 14개의 출력 포트를 지원하며LVDS, LVPECL 또는 CML 과 같은 인터페이스 설정이 가능하다. 이외에도 광범위한 클럭 관리 및 분배 기능을 제공하기 때문에 이동통신 시스템 설계 시 한개의 디바이스를 이용해 시스템에 필요한 전체 클럭의 설계가 가능하다.

이동통신 시스템 어플리케이션에는 데이터 프레임을 FPGA와 맞춰 조정해야 하는 직렬 JESD204B 데이터 컨버터 채널을 많이 필요로 한다. HMC7044 클럭 지터 클리너를 사용하면 데이터 컨버터를 이용하는 시스템에 있어서 소스 동기화와 조절 가능한 샘플, 프레임 정렬(SYSREF) 클럭을 발생시킴으로써 JESD204B 시스템 설계를 매우 간소화 시킬 수 있다.

HMC7044 클럭 지터 감쇠기의 특징으로는 2개의 PLL(phase-locked loop)과 전압 제어 발진기(VCOs)가 내장되어 있다. 첫 번째 PLL은 상대적으로 잡음이 있는 레퍼런스 신호를 저잡음, 국부 전압 제어 클럭 발진기(VCXO)를Locking시키고 두 번째 PPL은 추가되는 잡음이 거의 없이 VCXO 신호를 VCO 주파수까지 확장시킨다. 

회원가입 후 이용바랍니다.
개의 댓글
0 / 400
댓글 정렬
BEST댓글
BEST 댓글 답글과 추천수를 합산하여 자동으로 노출됩니다.
댓글삭제
삭제한 댓글은 다시 복구할 수 없습니다.
그래도 삭제하시겠습니까?
댓글수정
댓글 수정은 작성 후 1분내에만 가능합니다.
/ 400
내 댓글 모음
저작권자 © 테크월드뉴스 무단전재 및 재배포 금지